Unterschiede

Hier werden die Unterschiede zwischen zwei Versionen angezeigt.

Link zu dieser Vergleichsansicht

Beide Seiten der vorigen Revision Vorhergehende Überarbeitung
Nächste Überarbeitung
Vorhergehende Überarbeitung
Letzte Überarbeitung Beide Seiten der Revision
lehrstuhl:mitarbeiter:foerster [2017/12/03 14:40]
foerster [Offene Abschlussarbeiten]
lehrstuhl:mitarbeiter:foerster [2018/07/15 20:44]
foerster [Forschung]
Zeile 20: Zeile 20:
 \\ \\
   * virtuelles, modellbasiertes Engineering,​   * virtuelles, modellbasiertes Engineering,​
-  * semantische ​Komponentenmodelle,+  * modulare ​semantische ​Modelle für Komponenten,
   * formale Spezifikation und Analyse (Logik, Stochastik, Automaten, Modellprüfung),​   * formale Spezifikation und Analyse (Logik, Stochastik, Automaten, Modellprüfung),​
   * quantitative Bewertung von Spezifikationen,​   * quantitative Bewertung von Spezifikationen,​
Zeile 28: Zeile 28:
 \\ \\
 #;; #;;
-Mein Forschungsprojekt zu formaler Spezifikation und Analyse wird [[http://​gepris.dfg.de/​gepris/​projekt/​335714914|von der Deutschen Forschungsgemeinschaft gefördert]].+Das Forschungsprojekt zu formaler Spezifikation und Analyse wird [[http://​gepris.dfg.de/​gepris/​projekt/​335714914|von der Deutschen Forschungsgemeinschaft gefördert]].
 #;; #;;
 \\ \\
Zeile 36: Zeile 36:
 #;; #;;
 #;; #;;
-Das Projekt ​hat zum Ziel, Anforderungen bereits in der Entwurfsphase auf Korrektheit und Widerspruchsfreiheit zu untersuchen,​ ohne auf eine Implementierung angewiesen zu sein. +Es hat zum Ziel, Anforderungen bereits in der Entwurfsphase auf Korrektheit und Widerspruchsfreiheit zu untersuchen,​ ohne auf eine Implementierung angewiesen zu sein. 
 #;; #;;
 \\ \\
Zeile 46: Zeile 46:
 /​*Conditionals werden als Blockdiagramme in einer dedizierten Temporallogik formuliert und für die Verifikation zu Automaten umgewandelt. Die Entwicklung dieser Logik ist Teil des Projekts.*/ /​*Conditionals werden als Blockdiagramme in einer dedizierten Temporallogik formuliert und für die Verifikation zu Automaten umgewandelt. Die Entwicklung dieser Logik ist Teil des Projekts.*/
 #;; #;;
-Bei der Modellprüfung suchen wir nach Inkonsistenzen zwischen Anforderungen auf Systemebene und ihrer Zerlegung in Komponentenanforderungen.+Zur Modellprüfung suchen wir nach Inkonsistenzen zwischen Anforderungen auf Systemebene und ihrer Zerlegung in Komponentenanforderungen.
 #;; #;;
 \\ \\
Zeile 57: Zeile 57:
 #;; #;;
 \\ \\
 +
 +===== Hiwi-Jobs =====
 +
 +  * [[:​lehrstuhl:​stellen:​hiwis:​dfg-toolentwicklungzuranforderungsmodellierungundanalyse|DFG-Projekt "​Formale Anforderungsspezifikation und -analyse"​]]
 +
  
 ===== Offene Abschlussarbeiten ===== ===== Offene Abschlussarbeiten =====
  
-  * Auf Anfrage; eigene Themenvorschläge sind möglich.+  * Auf Anfrage; eigene Themenvorschläge sind ebenfalls ​möglich.
 \\ \\
 ===== Betreute Abschlussarbeiten ===== ===== Betreute Abschlussarbeiten =====
Zeile 68: Zeile 73:
 ===== Lehre ===== ===== Lehre =====
 \\ \\
-^ Semester ^ Titel ^  Art  ^+^ Semester ^ Titel ^  Art  ^   
 +| S 2018  | [[lehre:​sose18:​safetyreliability]] ​ |  V/Ü  |   
 +| :::  | [[lehre:​sose18:​formal]] ​ |  S  |
 | W 2017/​18 ​ | [[lehre:​wise1718:​formal]] ​ |  S  |  ​ | W 2017/​18 ​ | [[lehre:​wise1718:​formal]] ​ |  S  |  ​
 | S 2017  | [[lehre:​sose17:​safetyreliability]] ​ |  V/Ü  |  ​ | S 2017  | [[lehre:​sose17:​safetyreliability]] ​ |  V/Ü  |  ​